Ingeniería Electrónica
Permanent URI for this collectionhttp://98.81.228.127/handle/20.500.12404/12
Browse
12 results
Search Results
Item Diseño de un filtro pasa bajos para neural SPIKES en tecnología CMOS con voltaje de alimentación de 1V(Pontificia Universidad Católica del Perú, 2023-06-05) Bellido Alba, Alvaro Gustavo Raúl; Saldaña Pumarica, Julio CésarLos próximos capítulos de la presente tesis se contempla una revisión de dispositivos wearable como estado del arte. Lo que le sigue es una explicación de los puntos teóricos importante para el desarrollo. Finalmente, se cuenta con la solución y los resultados. Se empieza mencionando los diferentes desarrollos tecnológicos en base a los dispositivos wearable y cómo estos han tenido resultados prometedores en el uso con personas o animales. Después de eso, se menciona la motivación para continuar con el desarrollo del trabajo; y se continúa con el estado del arte de las topologías para el diseño de filtros pasabajos en tecnología CMOS. En la parte de la revisión teórica, se desarrollarán aspectos necesarios tales como el análisis en pequeña señal, la obtención función transferencia por medio del Teorema de Blackman y el método de análisis en frecuencia del profesor Ali Hajimiri, y el uso de un Level Shifter. Para finalizar, se realizarán las simulaciones en condiciones nominales y PVT para cada tipo de respuesta: AC, DC, transitoria, ruido y potencia; luego se muestra la comparativa de este trabajo con la literatura.Item Diseño de un filtro de biopotenciales con un voltaje de alimentación de 1.2 voltios(Pontificia Universidad Católica del Perú, 2023-03-24) Vega Moron, Juan Pablo; Saldaña Pumarica, Julio CésarLos próximos capítulos del presente trabajo tratarán sobre una revisión del estado del arte de los dispositivos “wearable”, seguido de una revisión teórica de la tecnología CMOS para empezar una estrategia de diseño y finalizar con el diseño propuesto. Se inicia con temas relacionados a la problemática y desarrollo de los dispositivos “wearable” y La revisión del estado del arte de estos dispositivos y de la tecnología CMOS. En la revisión teórica se desarrollarán aspectos referidos al filtro que será diseñado para poder empezar una estrategia de diseño mediante las ecuaciones planteadas. Este proceso es salvaguardado por simulaciones realizadas con la herramienta “Analog Design Enviroment” de la empresa Cadence. Para finalizar se abordarán simulaciones en condiciones nominales, PVT y de Montecarlo para cada una de las respuestas del circuito: respuesta AC, respuesta DC, respuesta Transitoria y Ruido.Item Desarrollo de un sistema para la evaluación de la actividad muscular mediante electrodos de superficie(Pontificia Universidad Católica del Perú, 2013-09-16) Córdova Ricapa, Fernando; Toledo Ponce, EduardoEn la actualidad, en el Perú, no existe una gran difusión acerca de la electromiografía ni a todos los posibles usos que se le puede dar a esta ciencia. La electromiografía es usada clínicamente en el diagnóstico de enfermedades neuromusculares, tales como falta de fuerza, retraso en el desarrollo motor, trastorno de lenguaje, alteraciones ortopédicas, entre otras. Por otro lado es usada en el análisis biomecánico de deportistas, para mejorar su rendimiento deportivo, o en la rehabilitación para personas con cierto tipo de lesiones. El presente trabajo tiene como objetivo desarrollar un sistema que sea capaz de adquirir las señales electromiográficas que se generan durante la actividad muscular mediante el uso de electrodos de superficie. El sistema desarrollado tiene la capacidad de adquirir señales EMG de las extremidades superiores (bíceps, tríceps, flexor del antebrazo) e inferiores (gemelos). Este sistema cuenta con una etapa de adquisición de las señales bioeléctricas, una etapa de acondicionamiento de las señales y finalmente, una etapa de digitalización y comunicación con la PC, en donde se visualizarán las señales obtenidas en una escala temporal a través de una interfaz desarrollada. De las pruebas realizadas al sistema, se hizo posible notar una diferencia en el comportamiento de la señal EMG debido a parámetros como el tipo de contracción, tipo de músculo, peso con el que se realiza el ejercicio y el individuo al cual se le practican los ensayos.Item Diseño y desarrollo de un sistema para la visualización de parámetros bioenergéticos: ritmo cardiaco, cuenta pasos y calorías(Pontificia Universidad Católica del Perú, 2013-05-29) Kang Cabrera, Ho-Seok Antonio; Toledo Ponce, EduardoDebido a la gran problemática que existe actualmente en el Perú y el mundo con respecto a la inactividad física, se desarrolló un dispositivo portátil capaz de mostrar algunos parámetros bioenergéticos como ritmo cardiaco, zona de entrenamiento y calorías consumidas. Su objetivo es brindar un apoyo a las personas que requieren ejercitarse de una forma específica; como las personas con sobrepeso que requieren reducir la grasa corporal, los pacientes cardiacos que no deben sobrepasar cierta frecuencia cardiaca y los adultos mayores que no deben perder su capacidad motora. El dispositivo desarrollado tiene la capacidad de calcular los parámetros antes mencionados gracias a que combina las características de un podómetro y un medidor de ritmo cardiaco. Cabe mencionar que actualmente no existe algún aparato con tales prestaciones. El dispositivo consta de un sistema de adquisición, un sistema de control y un sistema de visualización. En el sistema de adquisición, un sensor de aceleración se encarga de captar la señal para el podómetro y tres electrodos se encargan de captar la señal del corazón. Ambas señales son acondicionadas antes de pasar al sistema de control donde un microprocesador las evalúa y realiza los algoritmos respectivos para calcular los parámetros bioenergéticos. Por último, el sistema de visualización es el encargado de mostrar dichos parámetros al usuario. Es necesario añadir que para calcular los parámetros con mayor precisión, se utilizan algunos datos ingresados por el usuario, tales como su edad, su peso y su longitud de zancada. Según las pruebas realizadas, se logró obtener margen de error menor al 3%, cumpliendo así con el objetivo de precisión propuesto. Se espera que en un futuro sea implementado y utilizado por las personas.Item Comparación entre estructuras de linealización de transconductores en tecnología CMOS(Pontificia Universidad Católica del Perú, 2012-09-21) Alfaro Purisaca, Paul Anthony; Saldaña Pumarica, Julio CésarEn este trabajo de tesis se presenta el análisis y la comparación de un conjunto de estructuras de linealización de transconductores. Los transconductores son circuitos utilizados en la implementación de filtros integrados analógicos que reemplazan a los resistores los cuales ocupan demasiada área dentro del circuito integrado. En el caso de la adquisición de señales ECG, se requieren de filtros que trabajen en bandas en el orden de mHz a cientos de Hz y eso implica que los valores de transconductancia se encuentren en el orden de los pS a nS. Obtener estos valores de transconductancia manteniendo un rango lineal adecuado representa un gran desafío para el diseñador de este tipo de bloques analógicos, siendo necesario emplear alguna estructura de linealización. Sin embargo, se debe realizar un análisis cuidadoso del efecto de estas estructuras en parámetros como ruido y offset. Un punto importante en esta tesis es el desarrollo de ecuaciones que modelan el comportamiento eléctrico de las estructuras de linealización. Estas permiten obtener de manera rápida y efectiva un amplio panorama de los principales compromisos entre los parámetros de desempeño: transconductancia, rango lineal, ruido, consumo de corriente y offset. Cabe mencionar que estas ecuaciones fueron obtenidas utilizando el modelo matemático ACM (Advanced Compact Mosfet Model) del transistor MOS. Este modelo es válido en todas la regiones de operación del transistor y en todos los niveles de inversión, es decir, utilizando una única ecuación se puede modelar el comportamiento del transistor en todas las condiciones. Debido a esto, las ecuaciones desarrolladas en esta tesis para las arquitecturas de linealización son válidas para todas las condiciones de polarización de los transistores, lo cual representa un aporte importante del presente trabajo. Se realizó el análisis de tres estructuras de linealización: par diferencial con resistencias de degeneración, estructura propuesta por Krummenacher y Joehl [1] y la estructura propuesta por Silva Martinez [2]. La especificación de diseño fue que el rango lineal sea el máximo posible para una transconductancia de 10nS y una desviación estándar del offset menor a 5mV. El proceso de fabricación considerado para el diseño tiene 0,35μm como mínima longitud de canal.Item Diseño del dispositivo simulador de señales electrocardiográficas y del protocolo de evaluación de monitores(Pontificia Universidad Católica del Perú, 2012-08-01) Vidal Vidal, Melissa del Rocío; Callupe Pérez, Rocío LilianaLa evaluación periódica de los monitores de electrocardiografía (ECG), es fundamental para que el equipo funcione correctamente. Se recomienda utilizar un dispositivo simulador de señales electrocardiográficas dentro de la evaluación periódica, sin embargo, su elevado costo y su calibración a cargo de los fabricantes extranjeros, dificulta su adquisición. Actualmente, existe la necesidad de estos equipos simuladores en los diferentes hospitales e institutos de Lima. Por ello, el objetivo principal de este trabajo de tesis es diseñar un dispositivo simulador de señales electrocardiográficas y un protocolo de evaluación de monitores ECG dentro de un centro de salud. Para el diseño del dispositivo simulador fue necesario contar con señales patrones ECG, las cuales fueron inicialmente capturadas de manera analógica y convertidas a valores digitales, para luego permitir su almacenamiento dentro del dispositivo y su posterior simulación. La simulación de la señal ECG consta de tres etapas principales: Conversión Digital-Análoga de la señal, Demultiplexación de los valores analógicos y Acondicionamiento. Posteriormente, a través de la conexión del simulador con el monitor ECG se logra inyectar una señal patrón para la evaluación del Monitor. La evaluación del Monitor ECG se lleva a cabo utilizando un Protocolo de Evaluación, para cuyo diseño se consultaron como base fundamental las guías desarrolladas por ECRI, considerando los datos del equipo a evaluar, los instrumentos utilizados, así como las pruebas cualitativas y cuantitativas, permitiendo definir el estado del Monitor: Operativo o Inoperativo. Finalmente, se realizaron las pruebas del dispositivo simulador, utilizando el Protocolo de Evaluación diseñado, comprobando que el error del simulador es 2% en la Amplitud y 1% en la frecuencia, características técnicas de los simuladores comerciales.Item Herramienta cuantitativa de análisis de señales electroencefalográficas para apoyar al diagnóstico del TDAH en niños(Pontificia Universidad Católica del Perú, 2012-03-21) Miranda Gutiérrez, MichaelEl presente trabajo de tesis tiene como finalidad plantear una solución a la falta de una herramienta cuantitativa que apoye a la objetividad del diagnóstico del Trastorno de Déficit de Atención con Hiperactividad (TDAH) en niños mediante el uso de tecnología existente en el Perú. Para ello, se ha planteado como objetivo diseñar una herramienta de apoyo al diagnóstico del TDAH constituida por un sistema de procesamiento de señales electroencefalográficas que identifique patrones comunes y estime sus niveles de incidencia en forma cuantitativa. Esta herramienta ha sido desarrollada acorde a las necesidades del país en el sector de la salud mental, ya que permitirá a los médicos especialistas validar su análisis y brindar un mejor diagnóstico psiquiátrico mediante la cuantificación de las características de la enfermedad y la realización de un diagnóstico objetivo. El primer capítulo presenta una visión de la problemática actual del diagnóstico psiquiátrico en Lima-Perú, así como el estado del arte a nivel mundial y las tecnologías existentes. Se plantean los objetivos para dar solución a dicha problemática. El segundo capítulo muestra los conceptos referentes a los 3 pilares de la tesis: Neurociencias, Electroencefalografía y las investigaciones sobre el TDAH así como el marco teórico de los conocimientos necesarios para entender todo el proceso de diagnóstico del TDAH. El tercer capítulo muestra el diseño de la herramienta de apoyo al especialista, su estructura, funcionamiento, así como las técnicas utilizadas para el desarrollo de la misma. El cuarto capítulo muestra las pruebas realizadas a pacientes del Departamento de Pediatría del Policlínico Castilla, así como los resultados obtenidos, con los cuales se pudo corroborar el diagnóstico brindado por el especialista.Item Diseño de un amplificador operacional clase AB en tecnología CMOS(Pontificia Universidad Católica del Perú, 2012-02-21) Castillo Messa, Luis Enrique delEn el presente trabajo de tesis, se desarrolla el diseño de un amplificador operacional - bloque fundamental en sistemas integrados en chip - en base a dispositivos de una tecnología CMOS cuya longitud de canal mínima es 0,35 μm. El diseño se orienta al uso del amplificador como buffer de salida en canales de acondicionamiento de señales médicas. Con la finalidad de aprovechar al máximo la tensión de alimentación disponible se eligió una etapa de salida del tipo rail to rail. Para conducir las cargas externas de manera eficiente y minimizando efectos de distorsión de cruce por cero se adoptó un esquema clase AB para la operación de la etapa de salida. El procedimiento de diseño propuesto permite analizar conjuntamente especificaciones de consumo, ruido, ancho de banda y offset de tal forma que para un conjunto de valores de esas especificaciones, es posible determinar si es posible o no alcanzarlas, y en el caso afirmativo, calcular las dimensiones de los transistores y capacitores y las corrientes de polarización. Este procedimiento de diseño está basado en el modelo del transistor MOSFET conocido como Advanced Compact Mosfet (ACM), el cual posee ecuaciones que son válidas en todos los regímenes de inversión del transistor. De acuerdo con los resultados de simulación, el circuito alcanza las siguientes especificaciones en el caso típico de parámetros tecnológicos a 27oC: Margen de fase de 83o con una carga capacitiva de 50pF, frecuencia de ganancia unitaria 650KHz, consumo de corriente de 13 μA, ruido rms de 67 μV. La desviación estándar del offset referido a la entrada es de 3mV. El voltaje de alimentación nominal será de 3,3V, sin embargo el desempeño del circuito fue comprobado también con una tensión mínima de 2,7V.Item Diseño en CMOS de un filtro pasa-bajo con frecuencia de corte de 150Hz para la adquisición de señales del electrocardiograma(Pontificia Universidad Católica del Perú, 2011-11-03) Varela Marcelo, Fiorela VanesaEn la actualidad la electrónica está contribuyendo con la calidad de vida de los seres humanos mediante el desarrollo de equipos empleados en el diagnóstico o tratamiento de enfermedades. Un resultado de esta tendencia es la aparición de dispositivos portátiles, alimentados con baterías, que permiten la adquisición continua de señales de ECG (Electrocardiograma). La importancia de las señales ECG radica en que permiten detectar trastornos del ritmo cardíaco, de la conducción y desequilibrios electrolíticos, así como documentar el diagnóstico y evolución de los infartos del miocardio, isquemia y pericarditis; y también vigilar y evaluar efectos farmacológicos de los medicamentos sobre el corazón y la actividad de los marcapasos, entre otros. La presente tesis tuvo como objetivo el diseño de un filtro pasa-bajo en tecnología CMOS para acondicionar señales de ECG. Este acondicionamiento consiste en la eliminación de ruido de alta frecuencia y la limitación de la banda de frecuencia para evitar el efecto aliasing en la conversión analógica-digital. El circuito cumple con los requerimientos necesarios para filtrar correctamente la señal dejando pasar el rango de frecuencias que contiene la información más relevante del ECG. El filtro tiene una frecuencia de corte es 150Hz y está constituido por transconductores de 10nS que poseen un coeficiente de linealidad (®) menor a 1% en un rango de entrada de ±300mV . En esta tesis se describen todas las etapas de diseño del filtro pasa-bajo, el cual se llevó a cabo utilizando el modelo Level 1 del transistor MOSFET para los cálculos manuales y la herramienta CADENCE para la simulación eléctrica.Item Sistema de adquisición de señales biomédicas sobre FPGA(Pontificia Universidad Católica del Perú, 2011-10-24) Mesía Benito, Catherine Nathalie; Alcántara Zapata, José Daniel; Callupe Pérez, Rocío LilianaEl sistema de Adquisición de señales es un dispositivo que se encarga de adquirir diferentes señales generadas por el cuerpo humano. Dichas señales representan las diferentes funciones o actividades como la del corazón, musculo o cerebro. En la actualidad diferentes universidades e institutos de investigación utilizan equipos de adquisición, pero estos no ofrecen flexibilidad en su arquitectura. En el presente trabajo se desarrolla el diseño de un Sistema de Adquisición de señales biomédicas sobre FPGA para adquirir señales ECG, EMG y EEG que tiene una amplitud entre 100uV a 10mV y se encuentran en un rango de frecuencias de 0.01Hz a 10KHz. El diseño abarca desde la digitalización, la transmisión y visualización de los datos en el software diseñado. Además se tiene en cuenta la norma de estándar eléctrico IEC 60601 para equipos médicos. A continuación se describe las partes que conforman este documento: Capitulo 1 muestra problemática de los dispositivos en el área de investigación. Así mismo se describe las características y las tendencias que existen en la actualidad. Además se menciona cual es la demanda y los usuarios de dichos equipos. El capítulo 2 presenta el estado de arte de cada etapa del sistema de adquisición, las tecnologías que se desarrollaron dentro de cada etapa y el fundamento teórico que se utiliza en la tesis. En capitulo 3 se muestra el diseño del Sistema de Adquisición. Se establece los objetivos de la tesis y la metodología que se utilizada para el desarrollo. Después se muestra el diagrama de bloques, la selección de cada componente, los diagramas esquemáticos, descripción del hardware del FPGA y la descripción de cada etapa. El capitulo 4 presenta los resultados obtenidos en las pruebas de cada bloque descrito en el FPGA, la prueba de software. Cada resultado obtenido dentro de cada etapa, además el presupuesto para la implementación del sistema. Finalmente se presenta las conclusiones y recomendaciones generadas después de haber realizado el presente trabajo de tesis.