El sistema se apagará debido a tareas habituales de mantenimiento. Por favor, guarde su trabajo y desconéctese.
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia
Abstract
El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en
un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador
cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a
una topolog a de reciclaje (recycling [6]) en la cual se reutilizan corrientes que normalmente no se
utilizan en la topolog a convencional.
Los requerimientos m as importantes para este dise~no son su baja potencia y peque~na area
debido al tipo de aplicaci on al que esta enfocado este trabajo. El bajo ruido referido a la entrada
tambi en es un par ametro cr tico ya que el rango de voltaje de las se~nales neuronales pueden tener
amplitudes tan peque~nas como 1 V .
La tecnolog a en que se realiz o el dise~no es AMS0;35 m en el software CADENCE el cual
utiliza el simulador SPECTRE empleando el modelo BSIM3V3. Asimismo, se valid o el buen funcionamiento
del circuito mediante las simulaciones correspondientes de circuitos de bancos de
pruebas (testbench). Los resultados destacables del ampli cador son su ruido referido a la entrada
de 1;59 V , potencia de 105;98 W para una alimentaci on de 3;3V , una ganancia de lazo abierto
de 113;7dB, ganancia de lazo cerrado de 45;5dB y un ancho de banda de 7;512kHz. El area total
del circuito ampli cador es 0;122mm2.
Temas
Amplificadores (Electrónica)--Diseño y construcción
Circuitos integrados
Sistemas electrónicos
Circuitos integrados
Sistemas electrónicos
Para optar el título de
Ingeniero Electrónico