dc.contributor.advisor | Santillán Quiñonez, Gerard Franz | es_ES |
dc.contributor.author | Valega Pacora, Mario Alejandro | es_ES |
dc.date.accessioned | 2014-02-18T16:06:34Z | es_ES |
dc.date.available | 2014-02-18T16:06:34Z | es_ES |
dc.date.created | 2013 | es_ES |
dc.date.issued | 2014-02-18 | es_ES |
dc.identifier.uri | http://hdl.handle.net/20.500.12404/5109 | |
dc.description.abstract | Las operaciones morfol ogicas son ampliamente usadas en diversas aplicaciones relacionadas
con el procesamiento digital de im agenes, permitiendo, entre otras aplicaciones,
el reconocimiento de objetos, segmentaci on de im agenes, an alisis de texturas y extracci on
de regiones. Este trabajo presenta el dise~no, la descripci on de hardware y caracterizaci on de
un coprocesador morfol ogico capaz de ejecutar las operaciones morfol ogicas de dilataci on,
erosi on, apertura, cerradura, gradiente interno y gradiente externo. Este coprocesador opera
sobre im agenes binarias con una rapidez de procesamiento apropiada. El trabajo parte de
los conceptos de operaciones unidimensionales y bidimensionales para llegar a formular
una arquitectura basada en arreglos sist olicos que permite el procesamiento de varias -
las y columnas de una imagen de manera simult anea. El dise~no de este coprocesador es
parametrizable y portable, siendo posible variar el n umero de procesadores elementales que
componen el arreglo sist olico y sintetizar el circuito para cualquier tecnolog a disponible.
Adem as, el dise~no incluye tambi en la interfaz de comunicaci on entre un procesador y el
coprocesador. Finalmente, se presentan resultados de la s ntesis del circuito, as como su
consumo de recursos y rapidez de procesamiento para diferentes con guraciones y plataformas. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Pontificia Universidad Católica del Perú | es_ES |
dc.rights | Atribución-NoComercial-SinDerivadas 2.5 Perú | * |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ | * |
dc.subject | Sistemas embebidos (Computadoras)--Diseño y construcción | es_ES |
dc.subject | Morfología matemática | es_ES |
dc.subject | Hardware (Computadoras) | es_ES |
dc.title | Coprocesador morfológico embebido usando arreglos sistólicos y con descripción de hardware portable | es_ES |
dc.type | info:eu-repo/semantics/bachelorThesis | es_ES |
thesis.degree.name | Ingeniero Electrónico | es_ES |
thesis.degree.level | Título Profesional | es_ES |
thesis.degree.grantor | Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería | es_ES |
thesis.degree.discipline | Ingeniería Electrónica | es_ES |
renati.discipline | 712026 | es_ES |
renati.level | https://purl.org/pe-repo/renati/level#tituloProfesional | es_ES |
renati.type | https://purl.org/pe-repo/renati/type#tesis | es_ES |
dc.publisher.country | PE | es_ES |
dc.subject.ocde | https://purl.org/pe-repo/ocde/ford#2.02.01 | es_ES |