dc.contributor.advisor | Flores Espinoza, Donato Andrés | |
dc.contributor.author | Mayor Vega, Dylan Hugo | |
dc.date.accessioned | 2021-04-19T15:56:13Z | |
dc.date.available | 2021-04-19T15:56:13Z | |
dc.date.created | 2020 | |
dc.date.issued | 2021-04-19 | |
dc.identifier.uri | http://hdl.handle.net/20.500.12404/18820 | |
dc.description.abstract | La visión estereoscópica es la capacidad de adquirir dos imágenes en simultáneo cuando sus cámaras están separadas a una corta distancia; para que mediante algoritmos de procesamientos de imágenes se pueda determinar la correspondencia entre el pixel de la imagen original y su par estéreo. Existen diferentes algoritmos de correspondencia, siendo uno de ellos la transformada Census, la particularidad de este algoritmo es el uso de la operación lógica XOR, por lo que su desarrollo es a través de dicha compuerta digital; asimismo, la transformada Census permitirá obtener la distancia de Hamming y próximamente desarrollar la función costo de correspondencia para determinar los pixeles correspondientes dentro del par estéreo. Dicho algoritmo puede ser desarrollado en diferentes dispositivos electrónicos como la tarjeta de desarrollo FPGA, estas tarjetas cuentan con elementos adicionales al chip FPGA como una memoria externa SDRAM de 64 MB que puede ser usado para el almacenamiento de información y un procesador NIOS II para enviar la información de las imágenes estereoscópicas al módulo digital de transformada Census. En este trabajo se busca realizar el modelo de solución en base a la teoría del algoritmo de correspondencia en imágenes estereoscópicas a través de transformada Census y realizar un modelo de solución para su desarrollo en un FPGA. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Pontificia Universidad Católica del Perú | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.rights.uri | http://creativecommons.org/licenses/by-nc/2.5/pe/ | * |
dc.subject | Algoritmos | es_ES |
dc.subject | Procesamiento de imágenes digitales | es_ES |
dc.subject | Dispositivos lógicos programables | es_ES |
dc.title | Estudio del diseño de algoritmo de correspondencia a través de transformada Census mediante uso de FPGA | es_ES |
dc.type | info:eu-repo/semantics/bachelorThesis | es_ES |
thesis.degree.name | Bachiller en Ciencias con mención en Ingeniería Electrónica | es_ES |
thesis.degree.level | Bachillerato | es_ES |
thesis.degree.grantor | Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería | es_ES |
thesis.degree.discipline | Ciencias con mención en Ingeniería Electrónica | es_ES |
renati.advisor.dni | 06017817 | |
renati.advisor.orcid | https://orcid.org/0000-0003-2092-7666 | es_ES |
renati.author.dni | 75424619 | |
renati.discipline | 712026 | es_ES |
renati.level | https://purl.org/pe-repo/renati/level#bachiller | es_ES |
renati.type | https://purl.org/pe-repo/renati/type#trabajoDeInvestigacion | es_ES |
dc.publisher.country | PE | es_ES |
dc.subject.ocde | http://purl.org/pe-repo/ocde/ford#2.02.01 | es_ES |